SokarНе, не правы вы.
Распишу тогда поподробнее, для будущих читателей:
Совместимость памяти с
интеловскими контроллерами памяти зависит от:
1. количества адресных линий для
строчных адресов, которые физически присутствуют в КП. Дело в том, что интеловцы разводят далеко не все линии, положенные по стандарту, и для строчных адресов, которые длиннее столбцовых, их порой не хватает.
А количество необходимых строчных адресов зависит от
объема отдельных чипов, из которых собрана планка памяти, и
только от него. См. стандарты JESD79.
2. От значения выражения 2^(кол-во_столбцовых_адресов)*ширина_шины/8 -- интеловские КП не любят чипы с размером страницы, отличным от 1 килобайта. Поэтому нестабильно работают с планками, построенными на 16-битных чипах, и с некоторыми нестандартными чипами от Микрон.
Все остальные условия, вроде кол-ва чипов, двустороннести, кол-ва рангов/банков -- просто разные следствия этого принципа, чуть более наглядные, чем "достаточность адресных линий для строчных адресов" и "размер страницы".
Добавлено спустя 8 минут 27 секунд:PS
| Цитата: |
Ещё как определит, совместимость не от количества микросхем зависит ,а от конфигурации, а она обычно пишется на модуле, бывает память 1,2 и 4-х ранковая, так же надо смотреть сколько банков в ранке, например моя мамка поддерживает макcимум 2R8 , это означает что на планке 2 ранка по 8 чипов, то есть в итоге 16, такая-же планка 1R16 так же будет иметь 16 чипов, но нормально работать небудет. |
Кол-во банков не имеет значения -- их всё равно не больше 8, а все три банковые линии всегда присутствуют и их никто не режет.
А планка 1R16 таки будет работать, если её объем 8 Гб и меньше. Ибо все её отличие от 2R8 того же объема сводится к задействованию линии А11 для старшего бита столбцового адреса, а эта линия всегда разведена (DDR3 вообще не работает без А0-А12, они
всегда присутствуют).